NI Ettus USRP X410 — это высокопроизводительная многоканальная программно-определяемая радиостанция. SDR рассчитан на частоты от 1 МГц до 7,2 ГГц с возможностью настройки до 8 ГГц и имеет двухступенчатую супергетеродинную архитектуру с 4 независимыми каналами TX и RX с мгновенной полосой пропускания 400 МГц каждый. Цифровые интерфейсы для выгрузки данных и управления включают два интерфейса QSFP28 с поддержкой 100 GbE, интерфейса PCIe Gen3 x8, а также стандартные интерфейсы управления, контроля и отладки: USB-C JTAG, консоль USB-C, Ethernet 10/100/1000. USRP X410 — это устройство «все в одном», построенное на основе радиочастотной системы на кристалле Xilinx Zynq Ultrascale+ ZU28DR (RFSoC) со встроенным цифровым повышающим и понижающим преобразованием и встроенной IP-системой Soft-Decision Forward Error Correction (SD-FEC).
Используйте программное обеспечение по вашему выбору
NI Ettus USRP X410 полностью поддерживается популярным открытым исходным кодом USRP Hardware Driver (UHD) версии 4.1 или выше. UHD 4.1 был разработан для поддержки требований к перемещению больших объемов данных, обусловленных полосой пропускания 400 МГц и несколькими встроенными каналами. USRP X410 поддерживает потоки проектирования SDR с открытым исходным кодом, такие как C/C++ и GNU Radio, а также LabVIEW FPGA. В отличие от других систем на основе RFSoC, USRP X410 полностью готов к портированию ваших предыдущих проектов UHD, чтобы воспользоваться преимуществами высокопроизводительных возможностей с помощью простой перекомпиляции.
Сетевая/автономная работа
Поскольку USRP X410 построен на основе устройства RF System on Chip (RFSoC) ZU28DR, он оснащен четырехъядерной подсистемой обработки ARM Cortex-A53 с тактовой частотой до 1,2 ГГц для требований автономных приложений. Кроме того, RFSoC содержит двухъядерный процессор реального времени ARM Cortex-R5 для встроенного мониторинга и управления.
Встроенный IP
Встроенный RFSoC на USRP X410 содержит более чем в два раза больше программируемых логических ресурсов FPGA, чем у устройств USRP серии X предыдущего поколения. Кроме того, ZU28DR поставляется с 8 жесткими IP-ядрами с программным решением с прямым исправлением ошибок (SD-FEC), которые идеально подходят для систем беспроводной связи. Учитывая высокоскоростной характер встроенных АЦП и ЦАП для RFSoC, устройство Zynq имеет 8 IP-ядер с цифровым преобразованием с повышением частоты и цифровым преобразованием с понижением частоты, что позволяет быстро перенастраивать или уменьшать сигнал в полосе пропускания.
Синхронизация нескольких радиостанций
Синхронизация нескольких радиочастот и синхронизация по времени возможна со встроенным GPSDO (дисциплинированный генератор GPS) или с интерфейсами опорного сигнала 10 МГц и входного сигнала 1 PPS (импульс в секунду). Операции Multi-Radio с выравниванием по фазе и с когерентностью по фазе не поддерживаются, поскольку функции импорта и экспорта гетеродина цепи RF не поддерживаются в USRP X410.